最新文章
Xilinx推出高速數(shù)據(jù)轉(zhuǎn)換器與FPGA之間的接口解決方案
日前,德州儀器與可編程邏輯解決方案的全球領(lǐng)先供應(yīng)商賽靈思公司聯(lián)合宣布推出基于 FPGA 的解串器參考設(shè)計(jì),該設(shè)計(jì)由 TI 與 Xilinx 聯(lián)合開發(fā)而成。這款全新的參考設(shè)計(jì)能夠?qū)?TI ADS527x 模數(shù)轉(zhuǎn)換器 (ADC) 系列的碼流進(jìn)行解串,其附帶的應(yīng)用手冊(cè)可為設(shè)計(jì)人員介紹一種快速而簡便的解決方案,即將高速串行 LVDS 接收機(jī)集成到 Xilinx Virtex-II 系列、Virtex-II Pro 及 Spartan-3 FPGA 等。
如今,系統(tǒng)設(shè)計(jì)人員能夠高效利用 FPGA 的串行/并行處理能力以及軟件可編程性,加速專用的高性能處理功能的操作進(jìn)程。對(duì)于超聲波、儀表以及無線通信等多通道應(yīng)用而言,擁有更高總體系統(tǒng)性能的能力尤為重要。通過訪問 www.ti.com/ADS527x,設(shè)計(jì)人員可獲得有關(guān)如何以最佳的方式使 Xilinx FPGA 與 TI 高速數(shù)據(jù)轉(zhuǎn)換器相連接的詳細(xì)信息。
高性能 LVDS 接口
該解串器參考設(shè)計(jì)可同時(shí)接受多達(dá) 8 個(gè)通道,并且能提供自動(dòng)的通道校正與時(shí)鐘調(diào)整功能。每個(gè) ADC 輸出均可通過單獨(dú)的 LVDS 雙串行進(jìn)行串行化與傳輸。另外,該解串器參考設(shè)計(jì)還可提供獨(dú)立的幀時(shí)鐘與串行數(shù)據(jù)時(shí)鐘,進(jìn)行輕松解串。Xilinx 參考設(shè)計(jì)能夠提供必需的時(shí)序,以接受這些極其快速的輸入信號(hào),并將其轉(zhuǎn)換成通用的并行輸出總線。
串行 LVDS 接口格式為系統(tǒng)制造商提供了幾種顯而易見的優(yōu)勢。同時(shí),ADC 與 FPGA 上較少的引腳數(shù)意味著所需的路由線路更少,電路板成本更低。LVDS 接口本身是一種差動(dòng)電流模式接口,不僅能夠提供抗外部噪聲能力,而且還能在印刷電路板中實(shí)現(xiàn)極低的串?dāng)_噪聲。這些優(yōu)勢最終可以實(shí)現(xiàn)更低的成本以及更高的系統(tǒng)可靠性。
關(guān)于 TI 的 ADS527x 數(shù)據(jù)轉(zhuǎn)換器
ADS527x 系列 8通道 ADC 包括:精度為 12 位時(shí),速率為 40、50、65 及 70 MSPS的版本;精度為 10 位時(shí),40、50 及 65 MSPS 的版本。該系列的所有產(chǎn)品均為引腳兼容型,從而在采樣速率及精度方面可提供便捷的升級(jí)路徑。
ADS527x 系列能夠以 10MHz 的輸入頻率提供 70.5dB(10 位系列產(chǎn)品為 60.5dB)的出色信噪比 (SNR)。該系列在速率為 65 MSPS 時(shí)功耗僅為每通道 123mW (速率為 70 MSPS 時(shí)的功耗為每通道 138mW),據(jù)稱是所有同類競爭產(chǎn)品中功耗最低的一款。這些器件還可為多通道應(yīng)用提供高系統(tǒng)密度。
關(guān)于 Xilinx FPGA
Xilinx Virtex-II 系列平臺(tái) FPGA 提供了現(xiàn)有任何可編程邏輯解決方案的最高性能和最高密度。Virtex-II 與 Virtex-II Pro 平臺(tái) FPGA 可提供 4萬至 800 萬個(gè)系統(tǒng)柵極的密度,從而在尖端的高性能應(yīng)用中被廣泛采用,而過去這些應(yīng)用主要使用的是專用集成電路 (ASIC)。
Spartan-3 是唯一一款能夠?yàn)?LVDS 連接提供多達(dá) 344 個(gè)差動(dòng) I/O 對(duì)的低成本 FPGA。這些器件具有突破性的低價(jià)格,因而公司能夠借助 Spartan-3 FPGA實(shí)施最低成本的 LVDS 解串器設(shè)計(jì)。